Universidade Federal de Campina Grande - UFCG Centro de Engenharia Elétrica e Informática - CEEI Departamento de Engenharia Elétrica - DEE

Nome: Alysson Machado de Oliveira Barbosa

**Email**: alysson.barbosa@ee.ufcg.edu.br

**Disciplina**: Laboratório de Circuitos Lógicos

Professora: Fernanda Cecília Correia Lima Loureiro

**Experimento 05** - Aritmética Binária com HDL (verilog)

# **Objetivo Geral**

Este experimento consiste na realização de quatro partes específicas e possui como objetivo geral o estudo da aritmética binária, bem como do projeto e implementação dos circuitos lógicos que realizam essas operações, ou seja, soma e subtração, utilizando Verilog. Nesse experimento, será realizado a tarefa de quatro objetivos distintos:

- Somador Binário de 4 Bits;
- Seletor de Função Igualdade/Complemento de 1;
- Detector de Estouro de Capacidade;
- Somador/Subtrator de 4 bits:

## **Objetivo 1**

Especificação e implementação de um Somador Binário, com o projeto realizado utilizando a linguagem Verilog.

#### **Blocos Lógicos 1**

Nesse experimento, foi realizado a implementação de um somador binário de 4 bits, conforme o diagrama lógico abaixo:

Figura 01 - Bloco Lógico de um Somador de 4 bits



Fonte: Imagem Autoral

Observando o bloco lógico acima, teremos as seguintes entradas e saídas:

- A e B = Números em binário com 4 bits;
- **Ci** = Peso inicial do "Carry" (para o somador, sempre deve ser 0);
- **S** = O resultado da soma de A e B;
- **Ts** = Armazena o "Carry" de cada um dos bits de S;

Para projetar o somador, devemos primeiro pensar em fragmentar a tarefa em pequenas partes. Desse modo, é necessário a implementação de um módulo menor que realizar a operação de soma bit a bit, conforme o diagrama lógico abaixo:

Figura 02 - Bloco Lógico de um Somador Completo de 1 bit



Cujas entradas e saída são análogas ao diagrama lógico para o somador de 4 bits, exceto pela quantidade de bits sendo operado:

- A e B = Números em binário com 1 bits;
- **Ci** = Peso do "Carry";
- **S** = O resultado da soma de A e B;
- **Ts** = Armazena o "Carry" de S;

É necessário realizar a instanciação do módulo que realiza o Somador Completo de 1 bit, em cadeia, n quantidade de vezes para um projeto de Somador de N bits. No caso em análise, teremos que instanciá-lo 4 vezes para obter um Somador de 4 bits.

Figura 03 - Bloco Lógico de um Somador de 4 bits a partir de Somadores Completos de 1 bit



## Expressão Lógica 1

Para realizar a implementação deste circuito somador de 1 bit, devemos ter a seguinte tabela verdade:

Figura 04 - Tabela Verdade de um Somador Completo de 1 bit

| Α | В | Те | S | Ts |
|---|---|----|---|----|
| 0 | 0 | 0  | 0 | 0  |
| 0 | 0 | 1  | 1 | 0  |
| 0 | 1 | 0  | 1 | 0  |
| 0 | 1 | 1  | 0 | 1  |
| 1 | 0 | 0  | 1 | 0  |
| 1 | 0 | 1  | 0 | 1  |
| 1 | 1 | 0  | 0 | 1  |
| 1 | 1 | 1  | 1 | 1  |

Fonte: Imagem Autoral

Analisando a tabela verdade acima, é possível implementar o Mapa de Karnaugh para obter uma expressão lógica simplificada:

Figura 05 - Mapa de Karnaugh para o Somador Completo de 1 bit

S

| A / B Te | 0 0 | 0 1 | 11 | 10 |
|----------|-----|-----|----|----|
| 0        | 0   | 1   | 0  | 1  |
| 1        | 1   | 0   | 1  | 0  |

Ts

| A/B Te | 0 0 | 0 1 | 11 | 10 |
|--------|-----|-----|----|----|
| 0      | 0   | 0   | 1  | 0  |
| 1      | 0   | 1   | 1  | 1  |

Fonte: Imagem Autoral

Realizando a simplificação do Mapa de Karnaugh acima, teremos as seguintes expressões lógicas simplificadas:

#### Circuito 1

Abaixo foi definido o circuito responsável por implementar o Somador Completo de 1 bit:

b ts~2
ts~0
ts~3
te ts~1
s

Figura 06 - Circuito do Somador Completo de 1 bit

Fonte: Imagem Autoral

#### Implementação em Verilog 1

Para implementar o Somador de 4 bits usando a linguagem de Descrição de Hardware Verilog, deveremos criar um módulo que realizar o Somador Completo de 1 bit e, em seguida, colocá-lo em cadeia 4 vezes para implementar o módulo Somador de 4 bits. É importante frisar que a entrada "Ci" deve ser sempre 0 para que o circuito funcione corretamente.

Figura 07 - Somador Completo de 1 bit em Verilog

```
module somador_completo

input a, b, te,
output s, ts

assign s = (a ^ b) ^ te;
assign ts = (a & b) | (a & te) | (b & te);

endmodule
```

Figura 08 - Somador de 4 bits em Verilog

```
| Module somador_4bits
| input [3:0]a, b,
| input ci,
| output [3:0]s, co
| input ci,
| output [3:0]s, co
| input ci,
| output [3:0]s, co
| input ci,
| output ci,
| out
```

Fonte: Imagem Autoral

Para verificar o funcionamento dos circuitos implementados, foi criado um módulo de teste. Abaixo é possível analisar o código, o diagrama lógico completo e o diagrama de estado.

Figura 09 - Implementação do Módulo de Teste

```
module Mod_Teste1

input [7:0]SW,
output [3:0]LEDR, LEDG

somador_4bits soma_4bits(SW[7:4], SW[3:0], 0, LEDR, LEDG);

endmodule
```

- **[7:0]SW** = definimos um vetor de 8 bits em que os primeiros 4 bits é relativo à parte A a ser somada e os 4 bits restantes é referente a parte B da soma;
- [3:0]LEDR = saída de 4 bits que mostra o resultado obtido da soma;
- [3:0]LEDG = saída que mostra os "Carrys" respectivo a cada bit;

Figura 10 - Diagrama Lógico Completo do Somador de 4 Bits



Fonte: Imagem Autoral

Figura 11 - Visualização de 4 exemplos para o Somador de 4 bits

| aster Time Bar: | 0 ps       | <b> </b> | r. 2.99 us | Interval: 2.99 us | Start:   | End:     |
|-----------------|------------|----------|------------|-------------------|----------|----------|
| 2000000         | Value at   | 0 ps     | 1.0 us     | 2.0 us            | 3.0 us   | 4.0 us   |
| Name            | 0 ps       | 0 ps     |            |                   |          |          |
| > sw            | B 00001010 | 00001010 | X 1        | 1000011           | 10100010 | 11110000 |
| > LEDR          | B 1010     | 1010     | X          | 1111              | 1100     | 1111     |
| > LEDG          | B 0000     |          | 0000       |                   | 0010     | 0000     |

Fonte: Imagem Autoral

O resultado obtido no diagrama de estado acima pode ser resumido na seguinte tabela verdade:

| SW[7] | SW[6] | SW[5] | SW[4] | SW[3] | SW[2] | SW[1] | sw[0] | LEDR<br>[3] | LEDR<br>[2] | LEDR<br>[1] | LEDR<br>[0] | LEDG<br>[3] | LEDG<br>[2] | LEDG<br>[1] | LEDG<br>[0] |
|-------|-------|-------|-------|-------|-------|-------|-------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
| 0     | 0     | 0     | 0     | 1     | 0     | 1     | 0     | 1           | 0           | 1           | 0           | 0           | 0           | 0           | 0           |
| 1     | 1     | 0     | 0     | 0     | 0     | 1     | 1     | 1           | 1           | 1           | 1           | 0           | 0           | 0           | 0           |
| 1     | 0     | 1     | 0     | 0     | 0     | 1     | 0     | 1           | 1           | 0           | 0           | 0           | 0           | 1           | 0           |
| 1     | 1     | 1     | 1     | 0     | 0     | 0     | 0     | 1           | 1           | 1           | 1           | 0           | 0           | 0           | 0           |

## **Objetivo 2**

Será realizado a Especificação e implementação de um Seletor de função Igualdade/Complemento de 1, com o projeto realizado utilizando a linguagem Verilog. A função realizada por esse circuito depende do valor da entrada de controle de seleção SEL:

- Se SEL = 0, a função selecionada é a IGUALDADE e então Z = B;
- Se SEL = 1, a função selecionada é o COMPLEMENTO DE 1 e então Z = C1(B);

## Bloco Lógico 2

Para esse circuito seletor de igualdade/complemento de 1, devemos ter o seguinte bloco lógico:

Figura 12 - Bloco Lógico do Seletor de Igualdade/Complemento de 1



Fonte: Imagem Autoral

Observando o bloco lógico acima, podemos analisar as seguintes entrada e saídas do circuito:

- **B** = Número em binário com 4 bits;
- **SEL** = chave seletora para Igualdade(0) ou Complemento de 1(1);
- **Z** = Saída em número binário com 4 bits;

# Expressão Lógica 2

Para o circuito Seletor de Igualdade/Complemento de 1, teremos a seguinte tabela verdade:

| B[3] | B[2] | B[1] | B[0] | SEL | S[3] | S[2] | S[1] | S[0] |
|------|------|------|------|-----|------|------|------|------|
| 1    | 0    | 1    | 0    | 0   | 1    | 0    | 1    | 0    |
| 1    | 0    | 1    | 0    | 1   | 0    | 1    | 0    | 1    |

De modo que é possível usar a seguinte expressão lógica para representar tal circuito:

## Circuito 2

Obtendo a expressão lógica, poderemos visualizar o circuito responsável por implementar tal ideia:

igualdade\_complemento\_1:ic1

A[3..0]

A[3..0]

Igualdade\_complemento\_1:ic2

A

S

Igualdade\_complemento\_1:ic3

A

Igualdade\_complemento\_1:ic4

A

S

M

Igualdade\_complemento\_1:ic4

A

S

M

Igualdade\_complemento\_1:ic4

Figura 13 - Circuito do Seletor de Igualdade/Complemento de 1

## Implementação em Verilog 2

Observe abaixo o código necessário para implementar tal circuito usando a linguagem de descrição de hardware verilog:

Figura 14 - Código em Verilog do Seletor com 1 bit

```
module igualdade_complemento_1
1234567
    □(
          input A, M,
          output S
          assign S = A \wedge M;
8
      endmodule.
```

Fonte: Imagem Autoral

Figura 15 - Código em Verilog do Seletor com 4 bits

```
module seletor_ic_4bits
  123
                     input [3:0]A,
  456789
                     input m,
output [3:0]s
                    igualdade_complemento_1 ic1(A[0], m, S[0]);
igualdade_complemento_1 ic2(A[1], m, S[1]);
igualdade_complemento_1 ic3(A[2], m, S[2]);
igualdade_complemento_1 ic4(A[3], m, S[3]);
10
11
12
13
              endmodule
```

Fonte: Imagem Autoral

Para testar os módulos implementados, foi criado um outro módulo de teste, observe abaixo os códigos e o resultado obtido:

Figura 16 - Módulo de teste para o Seletor de Igualdade/Complemento 1

```
66 矿 華華 内 野 和 ①
     module Mod_Teste2
2
    □(
         input [4:0]SW,
output [3:0]LEDR
4567
     );
         seletor_ic_4bits seletor(SW[4:1], SW[0], LEDR);
8 9
     endmodule
```

- **[4:0]SW** = 5 bits de entrada, em que o último bit é referente a chave (SEL) e os 4 primeiros bits (B) são os que serão propagados ou invertidos na saída, dependendo do valor da chave.
- [3:0]LEDR = 4 bits de saída;

Para o teste implementado, teremos os seguintes exemplos no diagrama de estado:

Figura 17 - Diagrama de Estado para o Seletor



Fonte: Imagem Autoral

| SW[4] | SW[3] | SW[2] | SW[1] | SW[0] | LEDR<br>[3] | LEDR<br>[2] | LEDR<br>[1] | LEDR<br>[0] |
|-------|-------|-------|-------|-------|-------------|-------------|-------------|-------------|
| 1     | 0     | 1     | 0     | 0     | 1           | 0           | 1           | 0           |
| 1     | 1     | 1     | 1     | 0     | 1           | 1           | 1           | 1           |
| 1     | 0     | 1     | 0     | 1     | 0           | 1           | 0           | 1           |
| 1     | 1     | 1     | 1     | 1     | 0           | 0           | 0           | 0           |

## **Objetivo 3**

Especificação e implementação de um Detector de estouro de capacidade para ser usado com um somador de números com sinais, codificados em Complemento de 2, com o projeto realizado utilizando a linguagem Verilog.

# Bloco Lógico 3

Abaixo foi implementado o bloco lógico para um Detector de estouro.

Figura 18 - Bloco Lógico de um Detector de estouro



Fonte: Imagem Autoral

Em que teremos nos dados de entrada e dados de saída as seguintes representações:

- **S** = Bit mais significativo da soma de A e B;
- A = Bit mais significativo de A;
- **B** = Bit mais significativo de B;

## Expressão Lógica 3

Para o detector de estouro, teremos a seguinte tabela verdade, de modo que podemos obter o seu resultado através da Soma de Produtos (SOP).

| S (bit sig.) | A (bit sig.) | B (bit sig.) | Х |
|--------------|--------------|--------------|---|
| 0            | 0            | 0            | 0 |
| 0            | 0            | 1            | 0 |
| 0            | 1            | 0            | 0 |
| 0            | 1            | 1            | 1 |
| 1            | 0            | 0            | 1 |
| 1            | 0            | 1            | 0 |
| 1            | 1            | 0            | 0 |
| 1            | 0            | 1            | 0 |

A expressão lógica para o circuito que verifica a ocorrência de Overflow no operador será a seguinte:

$$X = (\sim S)AB + S(\sim A)(\sim B)$$

# Implementação em Verilog 3

Para o problema do circuito Detector de estouro, teremos a seguinte implementação em Verilog:

Figura 19 - Código em Verilog para o verificador de estouro

```
module estouro
input s, a, b,
output x
;
assign x = (~s & a & b) | (s & ~a & ~b);
endmodule
```

Fonte: Imagem Autoral

Agora foi implementado um módulo de teste para o Detector de estouro:

Figura 20 - Módulo de Teste para o Detector de Estouro

- SW[2] = Bit mais significativo da soma de SW[1]e SW[0];
- **SW[1]** = Bit mais significativo de uma das parcelas da soma;
- SW[0] = Bit mais significativo de uma das parcelas da soma;

Figura 21 - Diagrama Lógico do Detector de Estouro



Fonte: Imagem Autoral

Testando algumas entradas e algumas saídas no circuito acima, é possível obter a seguinte tabela verdade:

| SW[2] | SW[1] | SW[0] | Х |
|-------|-------|-------|---|
| 0     | 0     | 0     | 0 |
| 0     | 0     | 1     | 0 |
| 0     | 1     | 0     | 0 |
| 0     | 1     | 1     | 1 |
| 1     | 0     | 0     | 1 |
| 1     | 0     | 1     | 0 |
| 1     | 1     | 0     | 0 |
| 1     | 0     | 1     | 0 |

## **Objetivo 4**

Especificação e implementação de um Somador/Subtrator Binário, com o projeto realizado utilizando a linguagem Verilog. Para a realização deste somador/subtrator completo observe que a subtração deve ser realizada pela soma do complemento de dois do segundo operando.

## Bloco Lógico 4

Para implementar esse circuito Somador/Subtrator, devemos utilizar todos os módulos anteriores. Através de uma chave de seleção (Ci), podemos realizar a soma de A e B quando Ci = 0 e a subtração de A e B quando Ci = 1.

A forma de realizar a implementação é aplicando o módulo Seletor de Igualdade/Complemento de 1 em B, em que Ci também estará como chave desse módulo. Ou seja, Quando Ci = 0, B não mudará e A e B será propagado para o somador com Carry inicial 0. Entretanto, quando Ci = 1, B será invertido (Complemento de 1) e A e B será propagado para o somador com Carry inicial igual a 1 (Soma mais 1 bit), de modo que tenha sido aplicado Complemento de 2 em B ao final de todo o processo.

Vale a pena ressaltar, que para esse processo funcionar, deve-se considerar na entrada números binários com sinal.

Por fim, o módulo que detecta o estouro estará ao final do circuito, recebendo o bit mais significativo de A, B e S (soma de A com B). Observe o Diagrama Lógico abaixo:



Figura 22 - Diagrama Lógico do Somador/Subtrator

Fonte: Imagem Autoral

#### Implementação em Verilog 4

Abaixo vamos analisar a implementação dessa ideia do circuito Somador/Subtrator em Verilog:

Figura 23 - Implantação do Somador/Subtrator

```
module somador_subtrator

input [3:0]A, B,
input ci,
output [3:0]S, Ts,
output ov

wire [3:0]B_aux;
seletor_ic_4bits seletor(B, ci, B_aux);
somador_4bits somador(A, B_aux, ci, S, Ts);
estouro overflow(S[3], A[3], B_aux[3], ov);

endmodule
```

Para Testar esse módulo, devemos criar um módulo de teste e analisar os resultados obtidos.

Figura 24 - Módulo de Teste do Somador/Subtrator

```
module Mod_Teste4
left
input [8:0]SW,
output [3:0]LEDR, LEDG,
out|put LEDB
);
somador_subtrator soma_subtrai(SW[8:5], SW[4:1], SW[0], LEDR, LEDG, LEDB);
endmodule
endmodule
```

Fonte: Imagem Autoral

- **SW[8:5]** = Número binário com sinal de 4 bits (uma das parcelas da soma);
- **SW[4:1]** = Número binário com sinal de 4 bits (uma das parcelas da soma);
- SW[0] = Chave seletora de entrada (Somador/Subtrator);
- LEDR = Resultado da operação de A + B ou A B (binário com sinal de 4 bits):
- **LEDG** = Número binário de 4 bits que armazena os "Carrys" da operação;
- LEDB = Número binário de 1 bit que indica se houve overflow na operação;

Figura 25 - Diagrama Lógico do Módulo de Teste



Fonte: Imagem Autoral

Implementando o diagrama de tempo para o circuito acima, teremos 6 exemplos arbitrários que demonstram a utilização do circuito:

Figura 26 - Diagramas de Estado para o módulo de teste

| Name     | Value at    | 0 ps      | 1.0 us  | 2.0 us   | 3.0 us       | 4.0 us         | 5.0 us    | 6.0 us |
|----------|-------------|-----------|---------|----------|--------------|----------------|-----------|--------|
| Name     | 0 ps        | 0 ps      |         |          |              |                |           |        |
| > sw E   | B 011110010 | 011110010 | 0111100 | 11 00010 | 1110 0001011 | 11 X 011110000 | 011110001 | 72     |
| > LEDR E | B 0000      | 0000      | 1110    | 100      | 0 1010       | X              | 1111      |        |
| > LEDG E | B 1111      | 1111      | X       | 0111     | 0001         | 0000           | 0111      | - 2    |
| LEDB B   | во          |           |         |          |              |                |           |        |

Os resultados do diagrama de tempo podem ser observados na seguinte tabela verdade:

| SW<br>[8] | SW<br>[7] | SW<br>[6] | SW<br>[5] | SW<br>[4] | SW<br>[3] | SW<br>[2] | SW<br>[1] | SW[<br>0] | LED<br>R[3] | LED<br>R[2] | LED<br>R[1] | LED<br>R[0] | LED<br>B |
|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|-------------|-------------|-------------|-------------|----------|
| 0         | 1         | 1         | 1         | 1         | 0         | 0         | 1         | 0         | 0           | 0           | 0           | 0           | 0        |
| 0         | 1         | 1         | 1         | 1         | 0         | 0         | 1         | 1         | 1           | 1           | 1           | 0           | 1        |
| 0         | 0         | 0         | 1         | 0         | 1         | 1         | 1         | 0         | 1           | 0           | 0           | 0           | 1        |
| 0         | 0         | 0         | 1         | 0         | 1         | 1         | 1         | 1         | 1           | 0           | 1           | 0           | 0        |
| 0         | 1         | 1         | 1         | 1         | 0         | 0         | 0         | 0         | 1           | 1           | 1           | 1           | 0        |
| 0         | 1         | 1         | 1         | 1         | 0         | 0         | 0         | 1         | 1           | 1           | 1           | 1           | 1        |